[據美國IEEE復興計算計劃網站2018年4月12日綜合報道]2018年4月12日,美國電氣與電子工程師協會(IEEE)復興計算計劃網站,發布了2017年版的“國際器件與系統路線圖”(IRDS)。
“國際器件與系統路線圖”由美國電氣與電子工程師協會“復興計算計劃”提供資助,是“國際半導體技術路線圖”的后繼路線圖,是為了適應半導體技術進入發展新階段而進行的重大改版。該路線圖旨在對系統和半導體器件的可能發展提出一系列預測,用以協調美國、歐洲、韓國、日本、臺灣等國家或地區的政府實驗室、學術界、產業界(制造商、設備供應商)在發展半導體技術方面的相關工作。“國際器件與系統路線圖”于2016年首次發布了不完整版本,此次發布的2017年版“國際器件與系統路線圖”是第一個內容完整的版本。IEEE為該路線圖設定了以下目標:
· 前瞻15年,識別器件、系統和所有相關技術的關鍵發展趨勢;· 確定通用器件、系統需求、發展挑戰、可能的解決方案以及創新機會;
· 鼓勵世界范圍內的相關合作活動。
半導體技術和半導體技術路線圖的發展歷程,經歷了三個相互對應的發展階段。
半導體技術第一個階段從1975年至2002年,稱為“幾何微細化階段”,晶體管尺寸微細化在水平和垂直方向上同時進行。隨著芯片集成復雜度的增長,美國1992年設立“國家半導體技術路線圖”,以推動這一進程。
半導體技術第二個階段從2003年將發展到2024年,稱為“等效微細化階段”,晶體管尺寸微細化由于受到材料特性和器件結構的限制,只能在水平方向進行。1997年“國家半導體技術路線圖”識別出這一趨勢后,隨即在1998年改版為“國際半導體技術路線圖”。
半導體技術第三個階段將從2025年發展到2040年前后,稱為“三維功率微細化階段”,晶體管尺寸微細化由于受到器件物理極限的限制,已經難以實行。2016年發布的最后一版“國際半導體技術路線圖”,預測硅CMOS尺寸微細化將止于2021年的5納米工藝節點。隨后,美國電氣與電子工程師協會于2017年接替美國半導體產業協會,對路線圖作出新的重大改版,制定了“國際器件與系統路線圖”的基本框架,進一步預測非硅CMOS尺寸微細化將止于2024年的3納米工藝節點。2017年版“國際器件與系統路線圖”,對未來半導體技術的發展思路進行了固化,介紹了通過“管芯三維堆疊,層間致密互聯,異質異構集成,器件低功率化”等方案,變相實現微細化,借以延續芯片性能增長的總設想。(工信部電子第一研究所 王?。?/p>