使用Cadence Virtuoso IC設(shè)計(jì)環(huán)境中的加速并行仿真器,這家中國的ASIC供應(yīng)商獲得了更快、更可靠的驗(yàn)證能力
【加州圣荷塞】全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS)日前宣布中國的海思半導(dǎo)體有限公司使用Cadence Virtuoso加速并行仿真器實(shí)現(xiàn)了驗(yàn)證流程的巨大進(jìn)步。海思使用這種備受好評(píng)的仿真器檢驗(yàn)其復(fù)雜的ASIC。加速并行仿真器被世界頂級(jí)的模擬設(shè)計(jì)團(tuán)隊(duì)廣泛采用,可以大幅加快設(shè)計(jì)周期,同時(shí)提供更全面的仿真覆蓋,防范錯(cuò)誤。
“我們認(rèn)識(shí)到我們的高端設(shè)計(jì)需要更快更全面的驗(yàn)證,比如PLL和ADC,”海思模擬設(shè)計(jì)部門主管王小渭說。“用Cadence Spectre 電路仿真器的結(jié)果作為基準(zhǔn),通過使用不同CPU配置, 加速并行仿真器可以對(duì)多種電路實(shí)現(xiàn)3到24倍的加速,大大提高了我們大型后仿驗(yàn)證的仿真能力。總的來說,加速并行仿真器能為我們的設(shè)計(jì)驗(yàn)證提高40%的效率,超出了我們的期待。它完美結(jié)合到Virtuoso IC 6.1統(tǒng)一定制/模擬流程,讓我們的工程師能夠縮短設(shè)計(jì)周期,同時(shí)提高仿真覆蓋率?!?
海思公司總部位于深圳,為通信網(wǎng)絡(luò)和數(shù)字媒體提供ASIC與解決方案。這些ASIC被廣泛應(yīng)用于全球100多個(gè)國家和地區(qū)。海思在北京、上海、硅谷(美國)和瑞典都有設(shè)計(jì)部門。
“Cadence Virtuoso加速并行仿真器提供了新一代SPICE精確仿真能力,讓設(shè)計(jì)團(tuán)隊(duì)能夠加快驗(yàn)證流程,同時(shí)提高其一次性晶片成功的信心,”Cadence硅實(shí)現(xiàn)部門產(chǎn)品營銷部主管David Desharnais說?!巴ㄟ^采用Virtuoso流程框架內(nèi)的產(chǎn)品,海思那樣的設(shè)計(jì)團(tuán)隊(duì)獲得了從前端設(shè)計(jì)到驗(yàn)證的定制/模擬流程,讓他們能夠更有效率地開發(fā)項(xiàng)目,而且沒有降低質(zhì)量的風(fēng)險(xiǎn)。”
Virtuoso加速并行仿真器支持EDA360理念,通過廣泛的晶圓廠支持、模型與電路驗(yàn)證幫助確保設(shè)計(jì)意圖保持不變。統(tǒng)一的設(shè)計(jì)意圖是成功的關(guān)鍵,也是高效硅實(shí)現(xiàn)的關(guān)鍵,這是EDA360的主要原則之一。