納芯微全新推出GaN相關產品,包含GaN驅動NSD2621與集成化的Power Stage產品NSG65N15K,均可廣泛適用于快充、儲能、服務器電源等多種GaN應用場景。
其中,NSD2621是一顆高壓半橋柵極驅動芯片,專門用于驅動E−mode(增強型)GaN 開關管;NSG65N15K是一顆集成化的Power Stage產品,內部集成了高壓半橋驅動器和兩顆650V耐壓的GaN開關管。
NSD2621產品特性:
01. SW引腳耐壓±700V
02. 峰值驅動電流2A/-4A
03. 驅動輸出集成內部穩壓器,驅動電壓5V/5.5V/6V可選
04. 傳輸延時典型值30ns,上下管驅動傳輸延時匹配低于10ns
05. 內部可調死區時間20ns~100ns
06. SW允許共模瞬變高達150V/ns
07. 獨立的SGND和PGND引腳
08. 集成欠壓保護和過溫保護
09. 工作溫度范圍-40°C~125°C
10. QFN15 4*4mm封裝
NSD2621功能框圖
1. NSD2621將隔離技術應用于高壓半橋驅動,解決了GaN應用橋臂中點SW引腳的共模瞬變和負壓尖峰問題。
在GaN應用中,為了減小開關損耗,其開關速度遠高于傳統的Si MOSFET, 橋臂中點的dv/dt達到了50V/ns甚至更高,這對驅動芯片SW引腳的共模瞬變抗擾度提出了極高的要求。同時,高速開關導致的di/dt與寄生電感會在SW引腳產生瞬態負壓尖峰,導致驅動芯片發生閂鎖甚至損壞。
NSD2621的上管驅動采用隔離技術進行設計,共模瞬變抗擾度高達150V/ns,并且可以耐受700V的負壓,有效提升了系統的可靠性。
2. NSD2621內部集成穩壓器,有利于保持柵極驅動信號幅值穩定,保護GaN開關管柵級免受過壓應力的影響。
與傳統的Si MOSFET器件不同,E-mode GaN器件的柵源電壓要求極為嚴格,一般耐壓最大值不超過7V。在開關電源中由于系統噪聲的影響,驅動芯片VDD或者BST引腳容易引入高頻干擾,會引起柵極驅動電壓的過沖,從而導致GaN開關管損壞。
NSD2621上下管的驅動輸出都集成了內部穩壓器LDO,可以有效抑制VDD或BST引入的高頻干擾,避免損壞GaN開關管。此外NSD2621可以靈活地選擇6V/5.5V/5V不同驅動電壓版本,適用于各類品牌的GaN開關管器件。
3. NSD2621超短傳輸延時有利于減小GaN死區損耗,并且內置可調死區時間功能,可有效避免發生橋臂直通。
GaN器件可以反向導通,其反向導通特性代替了普通MOSFET體二極管的續流作用,但在負載電流較大時其較高的反向導通壓降會造成較大損耗,降低了系統效率。為了減小GaN反向導通損耗,應設置盡可能小的死區時間。死區時間的設置除了與電源的拓撲結構、控制方式有關,還受到驅動芯片傳輸延時的限制。
傳統的高壓半橋驅動芯片的上管驅動需要采用電平移位設計,為減小功耗多采用脈沖鎖存式電平轉換器,造成傳輸延時較長,無法滿足GaN 應用的需求。NSD2621上管驅動采用納芯微擅長的隔離技術進行設計,傳輸延時典型值僅30ns,并且上下管驅動的傳輸延時匹配在10ns以內,能夠實現對GaN開關管設置幾十納秒以內的死區時間。同時,NSD2621內置20ns~100ns可調的硬件死區時間,可以有效避免發生橋臂直通的情況。
NSD2621內置死區時間測試波形
如上圖所示,CH1為上管驅動輸入 ,CH2為下管驅動輸入,CH3為上管驅動輸出,CH4為下管驅動輸出。一開始當上管和下管驅動輸入都為高電平時,為避免橋臂直通,上下管驅動輸出都為低電平;當下管驅動輸入變為低電平,經過30ns的傳輸延時和內置20ns的死區時間后,上管驅動輸出變為高電平。
NSG65N15K產品特性
為進一步發揮GaN高頻、高速的特性優勢,納芯微同時推出了集成化的Power Stage產品NSG65N15K,內部集成了半橋驅動器NSD2621和兩顆耐壓650V、導阻電阻150mΩ的GaN開關管,工作電流可達20A。NSG65N15K內部還集成了自舉二極管,并且內置可調死區時間、欠壓保護、過溫保護功能,可以用于圖騰柱PFC、ACF和LLC等半橋或全橋拓撲。
NSG65N15K功能框圖
1. NSG65N15K用一顆器件取代驅動器和兩顆開關管組成的半橋,有效減少元件數量和布板面積。
NSG65N15K是9*9mm的QFN封裝,相比傳統分立方案的兩顆5*6mm DFN封裝的GaN開關管加上一顆4*4mm QFN封裝的高壓半橋驅動,加上外圍元件,總布板面積可以減小40%以上,從而有效提高電源的功率密度。同時,NSG65N15K的走線更方便PCB布局,有利于實現簡潔快速的方案設計。
2. NSG65N15K的合封設計有助于減小驅動和開關管之間的寄生電感,簡化系統設計并提高可靠性。
如下圖所示,傳統的分立器件方案,會引入由于PCB走線造成的柵極環路電感Lg_pcb和由于GaN內部打線造成的共源極電感Lcs。
傳統分立方案引入寄生電感
其中,柵極環路電感Lg_pcb會在柵極電壓開通或關斷過程產生振鈴,如果振鈴超出GaN的柵源電壓范圍,容易造成柵極擊穿;并且在上管開通過程中,高dv/dt產生的米勒電流會在下管的Lg_pcb上產生正向壓降,有可能造成GaN的柵極電壓大于開啟電壓,從而誤導通。而共源極電感Lcs造成的影響,主要是會限制GaN電流的di/dt,增加額外的開關損耗;此外,在GaN開通過程電流增大,由于di/dt會在Lcs上產生正向壓降,降低了GaN的實際柵極電壓,增大了開通損耗。
NSG65N15K減小雜散電感的影響
如上圖所示,NSG65N15K通過將驅動器和GaN合封在一起,消除了共源極電感Lcs,并且將柵極回路電感Lg也降到最小,避免了雜散電感的影響,可以有效地提高系統效率與可靠性。