PathWave RFIC 設計軟件與 Synopsys Custom Compiler 設計環境緊密集成,
助力優化功耗和性能,高效交付 5G/6G 設計
是德科技(Keysight Technologies,Inc.)日前宣布,該公司通過與新思科技深化合作,已經實現 PathWave RFIC 設計軟件(GoldenGate)與 Synopsys Custom Compiler™ 設計環境和 Synopsys PrimeSim™ 電路仿真解決方案的緊密集成。這將有助于設計人員順利驗證新思科技自定義設計系列中 5G/6G SoC(片上系統)和子系統設計的復雜射頻毫米波設計要求。是德科技提供先進的設計和驗證解決方案,旨在加速創新,創造一個安全互聯的世界。
旭化成微電子集團副總裁 Koji Tomioka 表示:“我們正在選用基于 Synopsys Custom Compiler™ 設計與版圖解決方案的先進商用工具和工作流程,以此來升級我們的射頻設計環境。是德科技的 RFIC 設計工具通過與 Custom Compiler 相集成,帶來了更出色的版圖和仿真性能,非常有助于我們設計和驗證毫米波雷達芯片。相較于維護我們自己開發的工具,在新思科技與是德科技的協同之下,有望為我們節省大量時間。”
對于傳輸無線數據的射頻集成電路(RFIC)比如收發信機和射頻前端元器件而言,它們的設計要求變得越來越復雜。新一代無線系統旨在實現諸多的新功能,包括更大帶寬、更多互聯器件、更低延遲以及更好的覆蓋范圍。為了滿足這些要求,設計人員需要更準確地仿真和測量射頻性能。
PathWave RFIC 設計仿真軟件(GoldenGate)用于對復雜的集成電路進行建模,Synopsys Custom Compiler 則屬于新思科技自定義設計系列中的產品,兩者相得益彰,可以助力設計人員優化功耗和性能,并且高效交付 5G 和 6G 設計。
是德科技副總裁兼 PathWave 軟件解決方案總經理 Niels Faché 表示:“是德科技 PathWave RFIC 設計軟件(GoldenGate)與 Synopsys Custom Compiler 水到渠成地集成,深化了雙方之間的合作,可以滿足日益復雜的無線設計端到端工作流程的要求。這種集成使得客戶能夠使用諧波平衡和包絡仿真功能以及是德科技的虛擬測試臺,從而在早期的芯片設計和驗證過程中,非常可靠地計算誤差矢量幅度EVM和鄰道功率比ACPR。”
Keysight PathWave RFIC 設計軟件(GoldenGate)與新思科技設計環境和 Custom Compiler 設計工作流程的集成,為客戶提供了一個用于射頻無線設計的企業級解決方案,該方案具有以下主要優勢:
• 針對大規模 RFIC 的仿真解決方案,集成準確電磁(EM)模型,可用于驗證射頻毫米波設計模塊SoC解決方案。
• 通過指定的公共測試臺、測量和仿真設置,顯著提高生產效率。
• 能夠滿足復雜的射頻毫米波設計要求,從而加快 5G 和 6G SoC 及子系統的設計進程。
• 緊湊的測試信號和快速失真 EVM 仿真功能,可用于設計和驗證使用調制信號的射頻電路。
• 高能效設計可優化功耗、發熱、機械熱應力和電池續航時間。
新思科技工程副總裁 Aveek Sarkar 表示:“為了讓客戶獲得關鍵的 5G/6G 設計差異化優勢,新思科技提供強大的射頻設計解決方案,幫助客戶高效實現卓越的設計、仿真和版圖工作流程。得益于我們與是德科技堅不可摧的合作關系,我們的客戶現在可以在 Synopsys Custom Design 系列中使用與之相輔相成的 RFIC 仿真產品。自定義設計流程為客戶提供了一個高效的設計和驗證解決方案,該方案能夠顯著加快版圖和設計流程,使得設計人員能夠快速滿足速度、帶寬和數據吞吐量要求,輕松實現上市時間目標。”
這標志著是德科技與新思科技之間戰略合作伙伴關系的進一步延續。通過戰略合作,雙方最近將 Keysight PathWave RFPro 與 Synopsys Custom Compiler 設計環境相集成,使得客戶能夠使用臺積電的 N6RF 設計參考流程快速、準確地設計無線芯片。